« Pico SE4 2023/2024 » : différence entre les versions

De projets-se.plil.fr
Aller à la navigation Aller à la recherche
(Contenu remplacé par « = Objectif = Voir le sujet dans le menu englobant. Vous aurez, comme d'habitude, la lourde tâche de tester ce module de travaux pratiques. = Réalisations des élèves = {| class="wikitable" ! Numéro du binôme !! Numéro du groupe !! Elèves !! Page |- | Binôme 1 | Groupe 1 | Taha NEHARI & Martin CHAUVELIERE | Binôme 1 2023/2024 |- | Binôme 2 | Groupe 1 | Simon CRUCHET & Amaury BECQUET | Binôme 2 2023/2024 |- | B... »)
Balise : Contenu remplacé
 
(160 versions intermédiaires par 13 utilisateurs non affichées)
Ligne 1 : Ligne 1 :
= Objectif =
= Objectif =


Pour l'année académique 2023/2024 nous vous demandons de construire un pico-ordinateur comprenant les éléments suivants :
Voir le sujet dans le menu englobant. Vous aurez, comme d'habitude, la lourde tâche de tester ce module de travaux pratiques.
* un processeur de type microcontrôleur ;
* un clavier ;
* un dispositif d'affichage ;
* un système d'exploitation stocké dans la mémoire flash du microcontrôleur ;
* une mémoire de masse allant au delà de la mémoire flash sus-citée ;
* un dispositif de communication avec l'extérieur.


Pour faire en sorte que tous les éléments puissent communiquer entre eux nous vous demandons d'utiliser le bus SPI.
= Réalisations des élèves =


= Organisation du travail =
{| class="wikitable"
 
! Numéro du binôme !! Numéro du groupe !! Elèves !! Page
Vous aurez, comme d'habitude, la lourde tâche de tester ce module de travaux pratiques.
|-
 
| Binôme 1
Ce sera d'autant moins facile que nous vous demandons de vous coordonner pour réaliser le pico-ordinateur : un seul exemplaire fonctionnel est attendu.
| Groupe 1
 
| Taha NEHARI & Martin CHAUVELIERE
Vous allez donc devoir vous organiser pour que chaque binôme réalise une partie de l'ensemble. Cela dit des tâches identiques sont à réaliser par tous les binômes, ces tâches vos permettront de vous exercer mais aussi de tester vos réalisations spécifiques.
| [[SE4Binome2023-1|Binôme 1 2023/2024]]
 
|-
= Tâches à réaliser =
| Binôme 2
 
| Groupe 1
Chaque binôme réalise :
| Simon CRUCHET & Amaury BECQUET
Pour tous les binômes :
| [[SE4Binome2023-2|Binôme 2 2023/2024]]
* un ordonnanceur, vous écrirez en particulier une tâche de lecture sur port série et deux tâches d'envoi d'information sur bus SPI. Le partage du bus SPI doit être supervisé par l'odonnanceur ;
|-
* au choix, une carte fille FPGA programmée par VHDL et communicant via le bus SPI, le binôme réalise aussi la tâche d'ordonnancement utilisant la carte ;
| Binôme 3
* au choix, une carte mère ou une carte fille, le binôme réalise aussi la tâche d'ordonnancement correspondante.
| Groupe 1
 
| Louis DERYCKERE & Romain DUHR
== Cartes fille FPGA ==
| [[SE4Binome2023-3|Binôme 3 2023/2024]]
 
|-
Les pistes pour les cartes filles FPGA/VHDL :
| Binôme 4
* carte VGA ;
| Groupe 1
* carte mémoire de masse autour d'une carte mémoire SD accédée en mode direct ;
| Thomas NAVE & Thibault DUYCK
* carte co_processeur pour Ethernet (e.g. calcul de checksum, transceiver manchester).
| [[SE4Binome2023-4|Binôme 4 2023/2024]]
 
|-
== Cartes électroniques ==
| Binôme 5
 
| Groupe 2
Les connexions entre cartes mères et cartes filles doivent être réalisées via des connecteurs HE-10 à 8 connecteurs :
| Stéphane KADER ISSACK & Marion NORMAND
* 2 broches pour l'alimentation ;
| [[SE4Binome2023-5|Binôme 5 2023/2024]]
* 3 broches pour les signaux SPI (MISO, MOSI, SCK) ;
|-
* 1 broche pour le CS (Chip Select) ;
| Binôme 6
* 1 broche pour une éventuelle ligne d'interruption ;
| Groupe 2
* 1 broche pour une eventuelle réinitialisation de la carte (Reset).
| Dylan Ling
 
| [[SE4Binome2023-6|Binôme 6 2023/2024]]
Cartes mères :
|-
* une carte CPU ATMega328p avec une flash SPI NAND.
| Binôme 7
 
| Groupe 2
Cartes filles :
| Louis WIJSMAN & Adrien PALIFERRO
* une carte fille SPI avec un ATMega328p et une matrice de touches (clavier) ;
| [[SE4Binome2023-7|Binôme 7 2023/2024]]
* une carte fille SPI avec un AT90USB647 pour connexion à un clavier USB ou une clef USB ;
|-
* une carte fille SPI avec un ATMega16u2 pour une connexion série USB ;
| Binôme 8
* une carte fille SPI avec un ATMega16u2 pour une connexion réseau (EP bulk ou RNDIS) ;
| Groupe 2
* une carte fille SPI avec un ATMega328p et un ENC28J60 pour une connexion Ethernet.
| Némo CAZIN & Antoine CEGARRA
 
| [[SE4Binome2023-8|Binôme 8 2023/2024]]
== Programmation système ==
|-
 
| Binôme 9
Le système d'exploitation du pico-ordinateur doit avoir les fonctionnalités d'un DOS (Disk Operating System), à savoir :
| Groupe 3
* lecture des commandes tapées par l'utilisateur ;
| Younes BENMBAREK & Youness EL QASTALANI
* téléchargement d'exécutables ou de sources via le dispositif de communication extérieur  ;
| [[SE4Binome2023-9|Binôme 9 2023/2024]]
* sauvegarde et chargement d'exécutables ou de sources via la mémoire de masse ;
|-
* permettre l'affichage de chaînes de caractères ;
| Binôme 10
* comprend un interpréteur micro-python pour faire tourner les sources ;
| Groupe 3
* les différentes fonctionnalités sont réalisées sous forme de tâches gérées par un ordonnanceur.
| Heriniaina ANDRIANIRINTSOA & Chaymae RHANIM
 
| [[SE4Binome2023-10|Binôme 10 2023/2024]]
La programmation c'est aussi l'écriture des sous-systèmes ou des pilotes liés à chaque cartes :
|-
* pour la carte mère il faut écrire un sous-système de gestion de fichiers ;
| Binôme 11
* pour les cartes filles clavier
| Groupe 3
 
| Ayoub CHAOUNI & Bilal EL HASNAOUI
= Détails (brouillon) =
| [[SE4Binome2023-11|Binôme 11 2023/2024]]
 
|-
  La structure de la plateforme de projet :
|}
 
* Processeur du pico :
  1) ATMega328p (utilisation possible d'Arduino nano ou mini)
  2) ATMega{16,32}u{2,4} pour avoir directement une connexion USB
  3) ATXMega (kit de dév disponibles) pour avoir plusieurs UART, faire du DMA, non testé
  4) ARM cortex-M0 (ce serait probablement le mieux mais ça me paraît joueur)
 
* Clavier :
  1) Port série
  2) Clavier maison avec matrice de touches
  3) Clavier USB avec un AT90USB647 LUFA/Host
 
* Ecran :
  1) Port série
  2) Ecran LCD
  *) FPGA VGA (à faire dans tous les cas)
 
* BIOS en mémoire Flash du processeur
 
* Mémoire de masse
  1) EEPROM du SoC
  2) Flash SPI
  3) Clef USB avec un AT90USB647 LUFA/Host
  4) FPGA mémoire M.2 :D
 
* Communication extérieure
  1) Port série
  2) Connexion USB "vendeur spécifique"
  3) Puce Ethernet 10Mb/s ENC28J60
  4) Connexion USB LUFA/RNDIS
5) Ethernet natif sur des ARM
 
  Des architectures possibles :
 
  * Compacte :
    - un ATMega*u*,
    - son port série (TX) pour la communication vers FPGA/VGA,
    - son port série (RX) pour le clavier (terminal série),
    - son port SPI pour la mémoire de masse,
    - son module USB pour la connexion "vendeur spécifique".
 
  * Distribuée bus série partagé :
    - un ATMega328p,
    - un port série partagé (TX pour sélectionner un gestionnaire) :
      = 'V' pour vidéo, envoi vers le gestionnaire vidéo FPGA/VGA,
      = 'S' communication avec le gestionnaire série (un ATMega*u* LUFA/CDC),
      = 'C' communication avec le gestionnaire clavier (un AT90USB647 LUFA/Host/Clavier),
      = 'M' communication avec le gestionnaire mémoire de masse (un ATMega* avec une flash SPI),
      = 'R' communication avec le gestionnaire réseau (un ATMega*u* LUFA/RNDIS).
 
  * Distribuée bus SPI :
    - un ATMega328p,
    - son port série pour le gestionnaire vidéo FPGA/VGA,
    - son bus SPI :
        = communication avec le gestionnaire série (un ATMega*u* LUFA/CDC),
        = communication avec le gestionnaire clavier (un AT90USB647 LUFA/Host/Clavier),
        = communication avec le gestionnaire mémoire de masse (un ATMega* avec une flash SPI),
        = communication avec le gestionnaire réseau (un ATMega*u* LUFA/RNDIS).
 
  * Distribuée avec plusieurs UART :
    - un ATXMega,
    - port série (TX) vers le gestionnaire vidéo FPGA/VGA,
    - port série (RX) pour les entrées clavier série,
    - port série avec le gestionnaire clavier (un AT90USB647 LUFA/Host/Clavier),
    - port série avec le gestionnaire mémoire de masse (un ATMega* avec une flash SPI),
    - port série avec le gestionnaire réseau (un ATMega*u* LUFA/RNDIS).

Version actuelle datée du 22 septembre 2024 à 10:04

Objectif

Voir le sujet dans le menu englobant. Vous aurez, comme d'habitude, la lourde tâche de tester ce module de travaux pratiques.

Réalisations des élèves

Numéro du binôme Numéro du groupe Elèves Page
Binôme 1 Groupe 1 Taha NEHARI & Martin CHAUVELIERE Binôme 1 2023/2024
Binôme 2 Groupe 1 Simon CRUCHET & Amaury BECQUET Binôme 2 2023/2024
Binôme 3 Groupe 1 Louis DERYCKERE & Romain DUHR Binôme 3 2023/2024
Binôme 4 Groupe 1 Thomas NAVE & Thibault DUYCK Binôme 4 2023/2024
Binôme 5 Groupe 2 Stéphane KADER ISSACK & Marion NORMAND Binôme 5 2023/2024
Binôme 6 Groupe 2 Dylan Ling Binôme 6 2023/2024
Binôme 7 Groupe 2 Louis WIJSMAN & Adrien PALIFERRO Binôme 7 2023/2024
Binôme 8 Groupe 2 Némo CAZIN & Antoine CEGARRA Binôme 8 2023/2024
Binôme 9 Groupe 3 Younes BENMBAREK & Youness EL QASTALANI Binôme 9 2023/2024
Binôme 10 Groupe 3 Heriniaina ANDRIANIRINTSOA & Chaymae RHANIM Binôme 10 2023/2024
Binôme 11 Groupe 3 Ayoub CHAOUNI & Bilal EL HASNAOUI Binôme 11 2023/2024